DC综合及仿真验证和DFT测试
- 作者: 五速梦信息网
- 时间: 2026年04月04日 13:45
静态时序分析简称STA(Static Timming Analysis),它提供了一种针对大规模门级电路进行时序验证的有效方法。它指需要更具电路网表的拓扑,就可以检查电路设计中所有路径的时序特性,测试电路的覆盖率理论上可以达到100%,从而保证时序验证的完备性;同时由于不需要测试向量,所以STA验证所需时间远小于门级仿真时间。但是,静态时序分析也有自己的弱点,它无法验证电路功能的正确性,所以这一点必须由RTL级的功能仿真来保证,门级网表功能的正确性可以用门级仿真技术,也可以用后面讲到的形式验证技术。值得注意的是,静态时序分析只能有效地验证同步时序的正确性,对于大部分设计重可能包含地异步电路的时序验证,则必须通过门级仿真来保证其时序的正确性。由此我们可以得出这样子的结论:静态时序分析和门级时序仿真是从不同的侧重点来分析电路以保证电路的时序正确,它们是相辅相成的。
- 上一篇: DC综合简单总结(2)
- 下一篇: DC综合环境的一些概念
相关文章
-
DC综合简单总结(2)
DC综合简单总结(2)
- 互联网
- 2026年04月04日
-
DC综合与Tcl语法结构概述
DC综合与Tcl语法结构概述
- 互联网
- 2026年04月04日
-
DDD中的Unitwork与DomainEvent如何相容?(续)
DDD中的Unitwork与DomainEvent如何相容?(续)
- 互联网
- 2026年04月04日
-
DC综合环境的一些概念
DC综合环境的一些概念
- 互联网
- 2026年04月04日
-
DC综合不插入buffer
DC综合不插入buffer
- 互联网
- 2026年04月04日
-
dcoker 查看Jenkins密码
dcoker 查看Jenkins密码
- 互联网
- 2026年04月04日






